: 推 djboy: 就微觀來說,不止是相異設計與元件,就算是同一元件都有 02/24 21:39
: → djboy: 不同的特性,也造成不同大小的jitter。以現今DAC的技術, 02/24 21:39
: → djboy: 這些差異真的足以造成DAC輸出波型的不同? 02/24 21:40
: → djboy: 或是說,這些差異值最後是有意義的? 02/24 21:41
: 推 djboy: 順便請教一下O大,SP/DIF的clock,是怎麼傳輸的?我之前找 02/24 21:47
: → djboy: 了一下,沒有簡單的解釋;真的看spec我也沒這本事。謝謝! 02/24 21:48
S/PDIF 是用 biphase mark code,參考 Differential Manchester encoding
因為只用一條訊號線傳遞,如果不編碼數據出現太多連續的0或1會無法分辨
所以利用編碼讓訊號電平不斷翻轉,編碼後電平不會持平超過 1 個 bit
跟隨 Clock 訊號的上升下降觸發
起始必為高電平以H來表示、低電平用L表示
Data=1為HL或LH
Data=0為HH或LL
每個數據 bit 的起始電平都會反轉
https://imgur.com/6rDvNSB
Data 1 0 0 1 1 0 1 0 0 1 0
HL、超始必為高電平所以用HL來表示1
HH、之前是L所以反轉以HH表示0
LL、之前是H所以反轉用LL表示0
HL、之面是L所以反轉用HL表示1
HL、同上以此類推
HLHHLLHLHLHHLHLLHHLHLL
可跟上圖的 Encoded (BMC) 作比較,應該沒搞錯這種東西好像有點遙遠了
資料編碼後最多只會有連續的HH或LL,不會出現HHH~LLL~或以上的組合
但後面 Preamble 的 BWM&ZYX 就是違反這個規則來識別 Sub-frame 開頭
其實也不用太煩惱碼是怎麼編、怎麼解的
總之編碼後的訊號包含了數據及時鐘
怎麼放進去的反過來就能從訊號中分離出 Data & Clock
但一般認為分離出來的時脈品質比較差
由其是光纖的物理特性其 Phase noise 會比同軸更差
參考 #1UzU-FUO 有關 S/PDIF 的資料編碼的
|M| |W| |B| |W| |M| |W|
|X| Channel_1 |Y| Channel_2 |Z| Channel_1 |Y| Channel_2 |X| Channel_1 |Y|...
| | |
| |<Sub-frame 1>|<Sub-frame 2>|
|<