WD顯然已將採用五層單元 (PLC) NAND 的快閃記憶體的推出延遲到2025年。
早在2019年就已經披露了該技術的開發情況,大約在Toshiba宣布該技術的同時
(Toshiba現在是 Kioxia,以及WD技術開發合作夥伴)。該訊息是在美銀美林2021年全球
技術大會上披露的
WD的技術和戰略主管Siva Sivaram表示,預計 [從QLC到PLC] 的過渡會更慢。
PLC是NAND的另一個密度增加,由此每個NAND單元可以寫入5位元,從而增加相同NAND佔用
空間中可用的訊息量
為了實現這5位元,每個單元必須儲存32種電壓狀態中的一種,進而通知控制器此處儲存
了哪些相應的數據
Siva Sivaram表示他預計該技術需要比大多數技術更多的時間才能成熟,因為需要開發控
制器
以利用增加的密度,同時彌補這種增加的每單元bit方法(較低的耐力和較低的性能)
PLC本身不會為我們帶來HDD層的儲存密度(它只能使每個單元多儲存25% 的數據)。
來源 https://reurl.cc/5r8207
XF編譯 https://www.xfastest.com/thread-251451-1-1.html
這樣看起來 QLC 好像也沒這麼臭了