張凡上冊第388頁
the longest-latency path for ALU : I-Mem -> Regs -> Mux -> ALU -> Mux -> Regs
the longest-latency path for lw : I-Mem -> Regs -> ALU -> D-Dem -> Mux -> Regs
想請問為什麼決定rs或rt的這個mux不用考慮 ???
而來自ALU或MEM的這個mux卻要考慮 ???
另外第164頁
每個 1bit-adder time delay 是 2T 然後四個4位元數字相加
為什麼傳統加法需 7 * 2T = 14T ???
而進位儲存加法需 6 * 2T = 12T ???